功耗优化的微处理器:Teledyne e2v的一项独特新服务
发布时间:2020-03-16 11:07:33 浏览:6808
为了满足不断增加的功能最大化需求,有用控制功耗前提下,Teledyne e2v构建了与其微处理器系列产品相关的先进方法。经过这种方法,能够详细研讨QorIQ®T系列和P系列 (PowerArchitecture®)的功耗特性,以及为客户体系供给的根据ARM®的Layerscape设备,而不仅仅是依靠器材参数表信息。近期一个安全目标要求严厉的航天客户项目中,Teledyne e2v交付了T1042 多核微处理器,使得终端使用的功耗几乎降低了50%,从而大幅减少了整个体系的约束要求。
现代嵌入式规划需要高水平的功能,这意味着工程师期望尽可能配置更多的处理能力。然而,在许多使用中(特别是在航空电子、军事和航天范畴),还必须遵守严厉的功率约束。公布的有关功耗参数数据将包含必定的裕度(根据设备改变和最坏的运转条件)。通常情况下,这会使工程师们更加慎重小心-让微处理器处于低功能运转(或以低于其实践能到达的频率运转设备),以确保它们保持在体系支撑的最大功耗之内。
凭仗在为商场供给高可靠性处理解决方案方面抢先的常识,再加上能够直接拜访恩智浦的本地测试程序,Teledyne e2v在设备的功率特性方面具有独到的见地。经过将所有这些优势精确与客户事例,微处理器实践使用条件相结合,能够取得全面的静态及动态功耗曲线。因此,公司产品大大超越了数据手册上所述的裕度,客户能够取得完全确保的功率优化型器材。
经过只为专用使用选择最节能的设备器材,工程师们能够毫无顾忌地提高其体系规划的运转功能目标。极大地有利于增加体系中额定的冗余及工作寿命延长。
在处理高功能多核处理器时,从一个设备到另一个设备的静态功耗可能会有显著改变,除了时钟频率和负载影响动态功耗,温度也在考虑规模之内。经过这项新服务供给的可见性,咱们现在能够更好地优化咱们的32位和64位微处理器,以便在确保功耗约束的前提下取得最大产品功能。
深圳立维创展科技是E2V品牌的代理经销商,主要供给e2v数模转换器和半导体,e2v引领通信、自动化、发现、医疗、环保等范畴的开展。价格优势,欢迎咨询
推荐资讯
EV12AS200A 的“采样延迟微调”功能通过在 ADC 采样时钟路径插入步进 24 fs 的可编程延迟线,将不同通道或芯片采样沿对齐,降低时钟分布歪斜、孔径抖动、热漂移等带来的相位误差。24 fs 步进对应 3 GHz 下约 0.5°相位误差,能显著提升相控阵等系统的相位精度。
减小 DAC 电路耦合影响对确保信号精度和稳定性至关重要,可通过多方面系统解决:电源设计上,为模拟和数字部分提供独立低噪声电源,做好电源去耦与滤波;地线布局采用星形接地,多层 PCB 中分割地平面并合理跨接;