抱负的EUVIS数模转化器DAC的重要特点有哪些?
发布时间:2020-02-27 13:48:39 浏览:2228
数字量转化成模拟量的过程叫做数模转化,简写成D/A,完成这种功能的电路叫做数模转化器,简称DAC。
无论是DAC还是模数转化器(ADC),任何数据转化器的最基本特点都是其分辨率。对于EUVIS数模转化器DAC来说,分辨率描述了可用来代表模拟输出信号的数字域位数。可通过分辨率计算代码数量或许可写入转化器的可能输入总数。
应用于EUVIS数模转化器的内部或外部参阅电压非常重要。任何转化器的杰出性能都等同于其参阅值,因为任何噪声或参阅漂移都会在输出端表现。
对于EUVIS数模转化器DAC来说,参阅电压可设定输出范围和代码间的步长。通常将代码间输出步长描述为“最低有效位加权”或LSB加权。咱们可利用代码数量和参阅电压计算出如下所示的LSB加权。在抱负DAC中,每个代码间转化的距离都是1LSB。
这儿需求一点技巧,但如果是n位,咱们实际可计数到的最高数是2n–1。如果您觉得不好了解,可以考虑2位实例。咱们可利用2位计数0、1、2和3,但没有4(24)。这种数字规律符合大多数DAC的内部模拟结构。
抱负的EUVIS数模转化器DAC的重要特点:
1、由参阅输入设定近轨至轨输出,牢记满量程输出应为Vref-1LSB;
2、任何两个次序码的距离均正好为1LSB;
3、无丢失码,完全单调;
4、代码间的瞬间转化。
深圳市立维创展科技是EUVIS数模转换器的代理经销商,主要提供EUVIS的DAC、DDS、DAC等产品,原装现货,价格优势,欢迎咨询
上一篇: 高速模数转换器ADC时钟极性与启动时间
推荐资讯
EV12AS200A 的“采样延迟微调”功能通过在 ADC 采样时钟路径插入步进 24 fs 的可编程延迟线,将不同通道或芯片采样沿对齐,降低时钟分布歪斜、孔径抖动、热漂移等带来的相位误差。24 fs 步进对应 3 GHz 下约 0.5°相位误差,能显著提升相控阵等系统的相位精度。
减小 DAC 电路耦合影响对确保信号精度和稳定性至关重要,可通过多方面系统解决:电源设计上,为模拟和数字部分提供独立低噪声电源,做好电源去耦与滤波;地线布局采用星形接地,多层 PCB 中分割地平面并合理跨接;